Zynq TP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO TP Système numérique Tutorial sur la suite logicielle Xilinx VIVADO ZINQ PAGE PETITPA CTP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO Sommaire Architecture de la famille XILINX ZYNQ

TP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO TP Système numérique Tutorial sur la suite logicielle Xilinx VIVADO ZINQ PAGE PETITPA CTP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO Sommaire Architecture de la famille XILINX ZYNQ Utilisation de la logique programmable de la carte ZYBO Mise en place d ? un AXI timer Exploitation du BUS EMIO Sur la plateforme ZYNQ Mise en ?uvre d ? une liaison série V sur la carte ZYBO Création d ? un environnement autonome sur SDCARD Implantation d ? un double c ?ur Une pile IP pour la carte ZYBO LINUX sur la carte ZYBO La distribution XILLINUX sur la carte ZYBO Debugage matériel sur ILA L ? outil de synthèse de haut niveau HLS High Level Synthesis page N page N page N page N page N page N page N page N page N page N page N page N PAGE PETITPA CTP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO Architecture de la famille XILINX ZYNQ Présentation de la famille de SOC ZYNQ Les systèmes on chip SOC ZYNQ de la société xilinx intègre Un système de traitement PS processing system basé sur un processeur double c ?ur ARM cortex A capable d ? accueillir un système d ? exploitation comme LINUX Un système de programmation logique PL programmable logic avec un FPGA de la série XILINX- Ils existent di ?érents modèles de ZYNQ dont les caractéristiques sont résumées ci-dessous PAGE PETITPA CTP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO Le bus industriel AXI permet de connecter la partie PS avec la partie PL Description de la partie PS du ZYNQ Tous les systèmes ZYNQ ont la même architecture et ils contiennent tous un processeur double c ?ur ARM cortex A C ? est un processeur en dur hard processor comparé au processeur logiciel soft processor Le ZYNQ permet l ? utilisation du soft processor mais dans la partie PL du circuit L ? appellation du soft processor est microblaze comme sur la série de FPGA SPARTAN ou VIRTEX PAGE PETITPA CTP SYSTEME NUMERIQUE EMBARQUE TUTORIAL XILINX ZYBO VIVADO Le système de traitement PS n ? est pas simplement basé que un c ?ur de processeur ARM mais c ? est un ensemble de ressources de traitement associé formant une APU Application Processing Unit L ? APU comprend des interfaces vers des périphériques et la mémoire des périphériques de la mémoire cache des systèmes d ? interconnexion et des générateurs d ? horloge L ? architecture de l ? APU est donnée cidessous L ? APU est composé de deux c ?ur de processeur ARM chacun associé à plusieurs unités de traitement ? Un moteur de traitement multimédia NEON Media Processing Engine MPE ? Une unité de traitement à virgule ottante FPU ? Une unité de management de mémoire Memory Management Unit MMU essentiel pour faire tourner un OS comme LINUX ? De la mémoire cache de niveau et de niveau ? De la mémoire OCM On Chip Memory PAGE PETITPA CTP

  • 41
  • 0
  • 0
Afficher les détails des licences
Licence et utilisation
Gratuit pour un usage personnel Aucune attribution requise
Partager