Expose fpga 1 ZANGO JACOPIN CM-UDS - SCI Table des matières Table des matières I Introduction II Cahier de charge III Modélisation III Table de vérité III Equations logiques IV Logigramme V Programme VHDL V Fichier vhd V Fichier contraint ucf VI Les chron
ZANGO JACOPIN CM-UDS - SCI Table des matières Table des matières I Introduction II Cahier de charge III Modélisation III Table de vérité III Equations logiques IV Logigramme V Programme VHDL V Fichier vhd V Fichier contraint ucf VI Les chronogrammes VII Conclusion VIII Références Projet FPGA Université de DSCHANG MASTER II PHYSIQUE Page CZANGO JACOPIN CM-UDS - SCI I Introduction Les circuits logiques représentent une solution incontournable dans le domaine de l ? électronique numérique En e ?et la possibilité de programmer un composant pour qu ? il puisse fonctionner selon les besoins du concepteur est une aide précieuse pour pouvoir élaborer e ?cacement un circuit complexe avec des délais cours et un coût de reviens faible Ces circuits peuvent être programmés par le VHDL langage qui permet la description de tous les aspects d ? un système matériel hardware system son comportement sa structure et ses caractéristiques temporelles Nous nous proposons dans ce travail de programmer un Feu de signalisation à base de ce langage II Cahier de charge La ?gure montre l ? intersection entre une route principale et une route secondaire Des capteurs de voitures ont été placés le long des voies C et D route principale et des voies A et B route secondaire Les sorties de ces capteurs sont à l ? état logique quand il n ? y a pas de voitures et à l ? état logique quand il y en a Figure Feu de croissement Le feu de circulation se trouvant à cette intersection est commandé par les règles suivantes Le feu E-O est vert quand il y a des voitures dans les deux voies C et D Le feu E-O est vert quand il y a des voitures dans C ou D et quand il y en a dans A ou B ou pas du tout mais pas dans les deux Projet FPGA Université de DSCHANG MASTER II PHYSIQUE Page CZANGO JACOPIN CM-UDS - SCI Le feu N-S est vert quand il y a des voitures dans les voies A et B et qu ? il y en a dans C ou dans D mais pas dans les deux Le feu N-S est aussi vert quand il y a des voitures dans A ou B et qu ? il n ? y a pas de voitures dans C et D Le feu E-O est vert quand il n ? y a pas de voiture du tout III Modélisation Le feu N-S et le feu E-O sont représentés respectivement par les sorties de notre système SORT et SORT qui seront représentées en fonction des entrées A B C et D III Table de vérité Nous pouvons représenter le fonctionnement de notre dispositif par la table de vérité suivante O? les entrées A B C D représentent les di ?érentes voies et SORT SORT représentent respectivement le feu rouge et le feu vert AB C D SORT SORT Projet FPGA Université de DSCHANG MASTER II PHYSIQUE Page CZANGO JACOPIN CM-UDS - SCI
Documents similaires
-
25
-
0
-
0
Licence et utilisation
Gratuit pour un usage personnel Aucune attribution requise- Détails
- Publié le Jui 17, 2022
- Catégorie Heavy Engineering/...
- Langue French
- Taille du fichier 36.6kB