Dunod le langage vhdl Jacques Weber Maurice Meaudre IUT e CYCLE ÉCOLES D'INGÉNIEURS Le langage VHDl Cours et exercices e édition DUNOD CAvant-propos à la seconde édition Depuis la première édition de cet ouvrage en octobre l'intérêt de l'utilisation d'un
Jacques Weber Maurice Meaudre IUT e CYCLE ÉCOLES D'INGÉNIEURS Le langage VHDl Cours et exercices e édition DUNOD CAvant-propos à la seconde édition Depuis la première édition de cet ouvrage en octobre l'intérêt de l'utilisation d'un langage évolué VHDL ou Verilog dans la modélisation et la conception des circuits intégrés n'a fait que se con ?rmer Tous les fabricants de circuits logiques programmables pour citer un exemple industriel proposent des solutions qui font appel à ces langages Leur introduction dans l'enseignement s'est donc révélé être un choix pertinent La principale nouveauté des trois dernières années concerne l'extension de ces langages vers le monde des circuits analogiques et mixtes analogiques et numériques Nous n'avons pour l'instant pas pris en compte ces extensions pour plusieurs raisons Ces extensions concernent la modélisation des circuits pas leur synthèse automatique compilateurs de silicium notre propos étant essentiellement les méthodes de conception des circuits numériques l'extension analogique n'aurait fait qu'alourdir de façon importante la présentation d'un sujet déjà dense Les outils informatiques compilateurs et simulateurs associés sont pour l'instant peu nombreux et coûteux leur utilisation dans l'enseignement est loin d'être une pratique courante li La première édition de cet ouvrage était accompagnée d'un CD-rom qui contenait les exemples du livre En accord avec l'éditeur nous avons pensé qu'il était plus souple de renvoyer le lecteur intéressé à un site Internet http perso wanadoo fr jacques weber Ce site contient les programmes sources du livre les énoncés des exercices avec leurs corrigés et des liens vers les fournisseurs de logiciels de simulation Les auteurs tiennent à remercier ici les étudiants de l'IUT de Cachan qui contribuent au ? cours de travaux de projets tutorés à alimenter le contenu de ce site CTable des matières AVANT-PROPOS À LA SECONDE ÉDITION v AVANT-PROPOS ? ? CHAPITRE ? MODÉLISATION ET SYNTHÈSE LE MÊME LANGAGE Simulation et synthèse Un langage commun Tout n'est pas synthétisable Simulation fonctionnelle Du langage au circuit la synthèse Du circuit au langage la modélisation Portabilité Indépendance vis-à-vis du circuit cible Indépendance vis-à-vis du compilateur ? Un langage puissant Construction hiérarchique Description fonctionnelle l g CHAPITRE ? VHDL Un préliminaire grammatical le formalisme de Backus et Naur BNF i Premier aperçu j L'exemple incontournable une commande de feux tricolores a Ce que l'on veut obtenir IQ b Lafaçon de le réaliser CVI Le couple entity architecture a La bo? te noire une entité b Son contenu une architecture Types et classes a Les types scalaires b Les types structurés c Pointeurs et ?chiers d Constantes signaux et variables e Alias Expressions a Opérateurs b Opérandes Attributs a Attributs prédé ?nis b Attributs dé ?nis par l'utilisateur Parallélisme et algorithmes séquentiels Le corps d'une architecture le monde concurrent a A ?ectations de signaux b lnstanciation de composants c Modules de programme Le corps d'un processus le monde séquentiel a Une boucle sans ?n contrôlée par des événements b Signaux et variables c Instructions séquentielles Modélisation des opérateurs logiques combinatoires a Par des instructions concurrentes b Par un algorithme
Documents similaires
-
23
-
0
-
0
Licence et utilisation
Gratuit pour un usage personnel Aucune attribution requise- Détails
- Publié le Dec 03, 2021
- Catégorie Heavy Engineering/...
- Langue French
- Taille du fichier 776.4kB