Archi 6 Module ARCHI Architecture des rdinateurs UN Fiche de TD N Mémoires Programmation en Assembleur sous MIASM Schéma Bloc d'une RAM de O KOctets KBytes Bits D'Adresse CS Chip Select sélection de boitier active à l'état A CS A D A D A D A D A D A D A D

Module ARCHI Architecture des rdinateurs UN Fiche de TD N Mémoires Programmation en Assembleur sous MIASM Schéma Bloc d'une RAM de O KOctets KBytes Bits D'Adresse CS Chip Select sélection de boitier active à l'état A CS A D A D A D A D A D A D A D A D A R W Bits de données R Read lecture R W W Write écriture R W Pour écrire un octet dans cette RAM il faut d'abord la sélectionner la mémoire CS Ensuite présenter la donnée aux entrées Di et l'adresse aux entrées Ai En ?n activer le signal d'écriture R W Pour lire un octet de cette RAM il faut d'abord la sélectionner CS ensuite présenter l'adresse aux entrées Ai En ?n activer le signal de lecture R W On récupère la donnée en sortie à travers les Di Si la mémoire n'est pas sollicitée CS permet de déconnecter les lignes de données si elles sont reliées à un BUS de données Exercice N But augmenter la taille ou capacité de la mémoire RAM Proposez un schéma d'une mémoire RAM de capacité K Octets à l'aide de blocs mémoires RAM de capacité K Octets d'un décodeur binaire vers et de portes logiques Exercice N But augmenter la longueur du mot mémoire RAM Proposez un schéma d'une mémoire RAM de capacité K mots de Bits à l'aide de blocs mémoires RAM de capacité K mots de Bits Exercice N But augmenter la capacité de la RAM et la longueur du mot mémoire Proposez un schéma d'une mémoire RAM de capacité K Mots de Bits à l'aide de blocs mémoires RAM de capacité K Octets d'un décodeur binaire vers et de portes logiques CExercice N Soit le schéma bloc d'une mémoire RAM suivant A CS A A A A A D A A A A R W Quelle la longueur du mot de cette RAM Quel est son espace utilisable ou adressable Exercice N Traduire en Assembleur l'algorithme suivant Algorithme Produit Variables A B P Entiers Début Lire A B P K Tant Que A Faire Début P A Fin A ?cher P Fin On suppose que A Et B P B A ?? Exercice N a Déroulez à la main le programme ci-dessous en déduire ce qu'il fait A B Debut ORG RM RM ENT RNG ENT RNG ADM RNG SM RNG CHM SM RNG STOP X ' ' A B A B A A B A B b Traduire en langage machine l'instruction RNG A c Désassembler l'instruction suivante CSolution Exercice On détermine d'abord le nombre de boitiers ensuite on les interconnecte de façon judicieuse La capacité est de Kilo Octets K KO boitiers de RAM KO C K pour adresser chacun des octets il nous faut Bits A A A A A A A A A A A A Entrées du décodeur Vers la RAM vers et les Sorties vont attaquer les entrées CS de chaque RAM quant aux Bits de données puisqu'on n'a pas augmenter

  • 21
  • 0
  • 0
Afficher les détails des licences
Licence et utilisation
Gratuit pour un usage personnel Aucune attribution requise
Partager