Compte rendu du tb1 et tb2

Compte rendu du tb et tb Réalisé par Souleiman Moussa Omar Encadre par Mr dhaker CTP Initiation au développement par schéma sous QUARTUS II Objectif Objectif de ce TP est de s ? initier à l ? environnement Quartus pour la plateforme Cyclone de Altéra a ?n de concevoir un circuit logique simple constitué par des portes logiques A Création du projet Après avoir télécharge la logiciel Quartus et puis l ? ouvrir le logiciel c ? est très important de créer d ? un nouvel projet création du projet a ?n de poursuit la procédure CUne fois terminée la procédure de création du projet avec un nom propre souleiman La eme étape est faire crée la schéma Cliquer File ?? New ? puis sélectionner Block Diagram schematic File ? l ? éditeur de schéma s ? ouvre Nommer les entrées par A et B et la sortie par S de même nommer les signaux internes S S S CLe schème est bien schématisé donc en vais enregistrer et puis compiler une fois que le logiciel termine la véri ?cation schème En passe et étapes pour trouver ?nalement le schème en dessous ? Lancer une simulation fonctionnelle avec qui ne tient pas compte du temps de propagation dans les portes logiques NAND Elle obéit intégralement la table de vérité de la fonction XOR Cb Création de Symbole pour le ?chier courant Ce ?chier peut lui-même être transformé en un nouveau composant qui pourra être inséré dans un Schéma cela permet de conserver la possibilité de synthèse par schéma dans le FPGA CPour véri ?er la création de ce symbole LFEEA TP réalisant la fonction XOR avec NAND c Schéma RTL Ce schéma correspond à l ? analyse RTL Ch Essai sur cible Starter Kit Le KIT est équipé de interrupteurs switch et de LED qui vont permettre de tester en réel le projet La correspondance des boutons poussoirs et les LED avec les entrées de la carte est comme suit L ? outil PIN PLANER ? permet d ? attribuer des broches physiques à des entrées sorties C CFermer PIN Planer les numéros de broches apparaissent sur le schéma Fin du tb sur la logiciel Quartus CTP Conception par schéma d ? une mémoire ROM sous QUARTUS II Objectif L ? objectif de ce tb est de créer un projet sous le nom mémoire ? permettant la simulation d ? une portion du contenu d ? une mémoire ROM nommée DATA ? possédant un bus de données D est à bits Cette mémoire inclut un bus d ? adresses de bits généré par un compteur cadencé par un signal d ? Horloge de ns Pour cela nous devons respecter les étapes ci dessous a Création du projet Nous respectons les étapes de création de projet présentées d ? une manière détaillée dans le TP Le projet doit se nommer mémoire ? b Création de schéma Dans ces cas aussi nous suivrons les étapes de création de schéma que nous avons

  • 38
  • 0
  • 0
Afficher les détails des licences
Licence et utilisation
Gratuit pour un usage personnel Attribution requise
Partager