Ch4 micro68000materiel Plan n Ch - Historique n Ch - Quelques généralités sur les architectures n Ch - Structure d ? un micro système n Ch - Le microprocesseur partie matérielle n Ch - Le microprocesseur partie logicielle n Ch - Du langage C à l ? assembl
Plan n Ch - Historique n Ch - Quelques généralités sur les architectures n Ch - Structure d ? un micro système n Ch - Le microprocesseur partie matérielle n Ch - Le microprocesseur partie logicielle n Ch - Du langage C à l ? assembleur n Ch - Les unités d ? échanges Copyright ? F Muller Le microprocesseur partie matérielle Ch - - CLe Microprocesseur Partie Matérielle n Caractéristiques Matérielles n Évolution de ces microprocesseurs Copyright ? F Muller Ch - - CAvantages des Microprocesseurs bits n Caractéristiques générales n Symétrie du jeu d ? instructions n Nombre important de registres généraux n Instruction très proche du langage de haut-niveau n Extension des opérations de calcul coprocesseur n Augmentation importante de la capacité d ? adressage n Possibilité d ? architecture multi-processeurs n Possibilité d ? une gestion multi-t? ches mémoire virtuelle n Amélioration de la sûreté de fonctionnement n Performance des processeurs n Vitesse de l ? horloge du CPU cycle de lecture et d ? écriture n MIPS Million d ? Instructions Par Secondes Copyright ? F Muller Le microprocesseur partie matérielle Ch - - CCaractéristiques Matérielles du Plan n Les Entrées Sorties du n Le Signal Horloge n Contrôle du bus en mode asynchrone n Contrôle du bus en mode synchrone n Partage de bus n État du processeur n Contrôle des Erreurs de bus n Les interruptions Copyright ? F Muller Le microprocesseur partie matérielle Ch - - CLes Entrées Sorties du Vcc Alimentation Gnd A -A D -D Bus d ? adresses Bus de données Horloge État du processeur Clk AS R W FC UDS FC FC MC LDS DTACK Contrôle de bus en mode synchrone périphériques M E VMA VPA BR BG BGACK Contrôle du système BERR RESET HALT IPL IPL IPL Copyright ? F Muller Le microprocesseur partie matérielle Contrôle de bus en mode asynchrone Contrôle pour l ? attribution de bus Contrôle des interruptions Ch - - CLe contrôle du bus en mode asynchrone n Un échange asynchrone signi ?e que toute demande doit être con ?rmée par le circuit externe n Signaux actif sur niveau bas n AS Validation du bus d ? adresse Address Strobe n Ce signal indique qu ? il y a une adresse valide sur le bus n R W Lecture Écriture Read Write n Ce signal dé ?nit le type de transfert sur le bus de données n UDS LDS Validation de la donnée supérieure inférieure Upper Lower Data Strobe n Ces signaux sont générés par le microprocesseur en fonction du type de données à transférer et du bit d ? adresse A n DTACK Accusé de réception du transfert de données Data Transfer ACKnowledge n Ce signal apporte au microprocesseur l ? information suivante n En lecture les données à lire sont disponibles sur le bus n En Écriture les données ont été prises en compte par le circuit externe Copyright ? F Muller Le microprocesseur partie matérielle Ch - - CLe contrôle
Documents similaires










-
38
-
0
-
0
Licence et utilisation
Gratuit pour un usage personnel Aucune attribution requise- Détails
- Publié le Jul 27, 2021
- Catégorie Management
- Langue French
- Taille du fichier 57.3kB