Filière : GM3 TP « Prototypage Numérique » Année : 2020/2021 A. ZAKRITI 1 Devoi

Filière : GM3 TP « Prototypage Numérique » Année : 2020/2021 A. ZAKRITI 1 Devoir 3 Synthèse en VHDL et implantation sur la carte FPGA Les circuits ci-dessous doivent être conçues de façon à être implantés sur la carte FPGA « SPARTAN 3E» qui dispose de différents switch, LEds et d’une horloge interne ayant une fréquence de 50 MHz. 1- Synthèse d’un Additionneur 3 bits avec affichage du résultat Le but de cette synthèse est de réaliser l’addition de deux mots binaires sur 3 bits en respectant les exigences suivantes : - L’affichage du résultat doit être sur un seul afficheur 7-segment. - Dans le cas où il y a un dépassement, l’afficheur affiche la lettre E (erreur) 2- Allumage/Eteintes des LED’s Cet exemple consiste à faire un programme qui permettra d’allumer et éteindre 4 LEDs, disponible sur la carte FPGA sur le rythme d’une période d’une seconde. Réaliser le fonctionnement de cet ensemble de LEDs selon un compteur de 4 bits, avec la possibilité de le réinitialiser par l’appui sur un bouton poussoir. 3- Synthèse d’un Compteur 0-9 Le but de cette synthèse est de réaliser un compteur qui va nous afficher de 0 à 9 sur l’un des afficheurs 7 segments de la carte. On rappelle que la fréquence de fonctionnement de l’horloge interne de la carte est 50 MHz. Réaliser le fonctionnement de ce système au rythme de 2 s, avec la possibilité de le réinitialiser par l’appui sur un bouton poussoir. uploads/Geographie/ devoir-3 10 .pdf

  • 33
  • 0
  • 0
Afficher les détails des licences
Licence et utilisation
Gratuit pour un usage personnel Attribution requise
Partager