Offre de thèse CIFRE avec STMicroelectronics et le laboratoire GREMAN à Tours «
Offre de thèse CIFRE avec STMicroelectronics et le laboratoire GREMAN à Tours «Développement d'un PFC réversible à base de MOSFET SiC» « Le site de haute technologie de STMicroelectronics Tours (1400 salariés - 1er employeur privé de l'Indre et Loire, leader mondial dans la conception, fabrication et vente de composants microélectroniques) vous propose une opportunité de réaliser une thèse CIFRE de 3 ans dans le domaine de l’électronique de Puissance. Le réchauffement climatique engendre un essor rapide de la voiture électrique et un renforcement des normes d’économie d’énergie. Accompagnant cet élan, la réversibilité (possibilité pour un véhicule de renvoyer du courant dans le réseau de distribution électrique) devient un enjeu majeur des prochaines années. Les convertisseurs utilisant l’architecture « Totem Pole » semblent particulièrement bien placés pour répondre à ce défi. Déjà utilisés dans les systèmes les plus innovants pour la partie AC- DC, il reste à explorer les possibilités DC-AC de ces convertisseurs. Cette thèse permettra d’étudier en profondeur les capacités bidirectionnelles du Totem pole et de rechercher ses limites (fréquence, rendement, bruit sur le réseau) Au sein du Laboratoire d’applications du site STMicroelectronics de Tours, en co-encadrement par le Laboratoire du GREMAN (Université de Tours), l'objet de cette thèse porte sur le développement d'un PFC (« Power Factor Correction ») réversible à base de MOSFET SiC. Les principales activités seront l'optimisation de la densité de puissance et du rendement du convertisseur et des investigations concernant la CEM (bruit conduit, bruit rayonné). La thèse se déroulera sur le site de Tours. Vous serez ainsi sous contrat avec STMicroelectronics pour une durée de 3 ans et bénéficierez de différents avantages (CSE, Mutuelle, accompagnement dans la recherche de logement etc…) Profil recherché : Bac+5 en électronique de puissance, vous êtes familier des topologies des convertisseurs buck, boost, totem pole. De solides notions mathématiques sont requises pour la modélisation des phénomènes physiques. Des compétences en design de PCB (Cadence PCB editor) et en logiciel de simulation (Pspice) sont des atouts pour mener à bien les développements. Le PFC étant contrôlé par un microcontrôleur (STM32), des connaissances en électronique embarqué et en langage C sont appréciées. Enfin un goût pour le travail en laboratoire, alternant phase de recherche théorique et mise en application pratique est nécessaire. Vous maîtrisez les outils et méthodes de résolution de problèmes, et faites preuve d’adaptabilité, flexibilité, ténacité et sens du travail en équipe. » L’annonce est transmise cette semaine (W43) à la DRH (Brigitte Francou) pour publication sur le site ST. Cette annonce sera aussi publiée sur une plateforme commune à tous les laboratoires afin de toucher des candidats sur l’ensemble de la France (Lille, le Havre, Saint Nazaire, Nantes, Toulouse). La difficulté est de trouver un candidat intéressant qui reste disponible le temps que le dossier soit accepté par l’ANRT (3 mois). En cas d’impossibilité de trouver un candidat, la solution du stage peut être envisagée : le dossier est déposé durant le stage. De nombreuses pistes autour de la réversibilité peuvent être explorées : CEM, influence d’un PCB multi couche PFC entrelacé Amélioration du rendement, driver de MOS avec front de montée plus élevé, nouvelle inductance Type de charge (résistive, réactive), détection de la nature de la charge Augmentation en fréquence (demande du marché vers 300 KHz), nouveau capteur courant, microcontrôleur plus rapide, boucle analogique pour le courant (idem board STNRG) Normes de connexion au réseau (VDE0126) Devant la diversité des sujets possibles il est important de bien dimensionner la mission du futur doctorant. Une prochaine réunion aura lieu le 4 novembre durant laquelle un échéancier sera bâti à partir des options retenues. Les axes choisis devront répondre à la fois à des critères universitaires (sujet innovant capable de générer des publications) et des critères industriels (utilisation de SCR). La thèse se focalisera sur les moyennes et forte puissance pour éviter la concurrence des MOSFET. Envoyez nous votre candidature à : "Romain LAUNOIS" <romain.launois@st.com> "Sebastien Jacques" <sebastien.jacques@univ-tours.fr> "Jean-Charles Le Bunetel" <jean-charles.lebunetel@univ-tours.fr> uploads/Science et Technologie/ cifre-power-electronic-univ-tours-affiliate-stmicroelectronic.pdf
Documents similaires
-
20
-
0
-
0
Licence et utilisation
Gratuit pour un usage personnel Attribution requise- Détails
- Publié le Aoû 08, 2021
- Catégorie Science & technolo...
- Langue French
- Taille du fichier 0.5197MB