GIF-1001 Cours 10, p.1 Etienne Tremblay Ordinateurs, Structure et Applications

GIF-1001 Cours 10, p.1 Etienne Tremblay Ordinateurs, Structure et Applications GIF-1001 Université Laval, Hiver 2014 Cours 10, Les interruptions GIF-1001 Cours 10, p.2 Les interruptions • Une interruption interrompt l’exécution séquentielle des instructions par le microprocesseur. Lors d’une interruption, l’exécution du programme principal est suspendue. Une sous-routine traitant l’interruption est exécutée, puis le programme principal est continué. – Les sauts conditionnels ou inconditionnels ainsi que les appels de sous-routines ne sont pas des interruptions. Cependant, un appel de sous-routine ressemble beaucoup à une interruption avec une différence fondamentale: les interruptions peuvent survenir n’importe quand pendant l’exécution. GIF-1001 Cours 10, p.3 Les interruptions • Les interruptions peuvent avoir plusieurs sources ou causes dans un ordinateur. Un numéro est associé à chaque interruption: – Les périphériques peuvent générer des interruptions. On parle d’interruption matérielle. – Le processeur peut générer des interruptions s’il n’est pas capable de lire ou d’exécuter une instruction (opcode invalide, division par 0, mémoire protégée, etc). Dans la littérature, le terme « Exception » est parfois utilisé pour décrire ce type d’interruption ou pour décrire l’ensemble des interruptions. – Le système peut générer des interruptions: reset, NMI (non-maskable Interrupt), faute matérielle générale, etc. – Le programme peut générer des interruptions. Il y a une instruction qui permet « d’appeler » une interruption dans tous les jeux d’instructions. Ce sont des interruptions logicielles. – Il y a des interruptions pour le debug... • Les interruptions de l’ordinateur sont gérées par le contrôleur d’interruption. Ce dernier permet d’activer (masquer) ou de désactiver certaines interruptions. Il permet aussi de changer la priorité des interruptions. – Le contrôleur d’interruption est souvent inclus dans le chipset. Dans le cas du processeur ARM, le contrôleur d’interruption (NVIC) est inclus dans le cœur. – Le contrôleur d’interruption mémorise les interruptions qui se produisent dans le système. • Les interruptions ont des priorités: une interruption haute-priorité peut interrompre une interruption ayant un niveau de priorité plus bas. – Certaines interruptions peuvent survenir n’importe quand, même pendant une autre interruption. – Certaines interruptions, comme reset, ont une priorité qui ne peut pas être changée. – Habituellement, l’interruption la plus prioritaire est l’interruption Reset. Ensuite, les interruptions systèmes sont les plus prioritaires, afin les interruptions logicielles sont plus prioritaires que les interruptions matérielles qui sont les moins prioritaires. GIF-1001 Cours 10, p.4 Une interruption se produit… • Lors d’une interruption, les évènements suivants se produisent: – Le microprocesseur termine le(s) instruction(s) en cours. • Dans un pipeline d’instruction, plusieurs instructions sont en cours et la gestion des interruptions doit être faite soigneusement. – Le microprocesseur ou le contrôleur d’interruptions vérifie si l’interruption peut être traitée. • L’interruption peut être masquée (désactivée) ou ne pas être exécutée parce qu’une autre interruption de priorité supérieure ou égale est en cours. L’interruption est mise de côté pour être exécutée ultérieurement (lorsqu’elle sera réactivée ou lorsque l’interruption de priorité >= finira. – Le microprocesseur sauvegarde l’adresse de retour et les drapeaux pour permettre de reprendre l’exécution après le traitement de l’interruption. • La sauvegarde se fait automatiquement sur la pile. – Le microprocesseur sauvegarde certains de ses registres pour accélérer le traitement de l’interruption. • La sauvegarde se fait automatiquement sur la pile. – Le microprocesseur détermine l’adresse de la routine qui traitera l’interruption (ISR ou Interrupt Service Routine). Cette routine est en mémoire code. • Voir acétate suivante. – Le microprocesseur met PC = Adresse de l’ISR. • La lecture et l’exécution d’instructions continue dans l’ISR. GIF-1001 Cours 10, p.5 Interruptions vectorisées • La table des vecteurs d’interruption contient l’adresse de la sous-routine à exécuter lorsqu’une interruption survient. Pour chaque interruption, la table contient l’adresse de l’ISR. Chaque entrée de la table est un “vecteur” qui mène aux instruction à exécuter pour traiter l’interruption. • La table des vecteurs d’interruption commence habituellement à l’adresse 0h de la mémoire (Ne pas mettre de code à cet endroit!). La table des vecteurs d’interruption est habituellement en mémoire FLASH (contenu décidé par le compilateur/programmeur), mais elle peut habituellement être relocalisée en RAM ou modifiée par le système d’exploitation. • Lorsqu’une interruption survient, le numéro de l’interruption permet de trouver l’emplacement des instructions à exécuter. Ce numéro sert d’index dans la table des vecteurs d’interruption. • Dans la mémoire, le numéro de l’interruption est multiplié par 4 afin de trouver l’adresse de l’adresse de l’ISR quand la table commence à l’adresse 0 et que les adresses ont 32 bits... # d'INT Contenu 0 Adresse de la routine à exécuter quand l'INT 0 survient 1 Adresse de la routine à exécuter quand l'INT 1 survient 2 Adresse de la routine à exécuter quand l'INT 2 survient 3 Adresse de la routine à exécuter quand l'INT 3 survient … … Table des vecteurs d'interruption GIF-1001 Cours 10, p.6 Interruptions Imbriquées (Nested) • Une interruption peut interrompre une autre interruption moins prioritaire. Dans ce cas, L’interruption moins prioritaire sera continuée lorsque l’interruption la plus prioritaire finira. Enfin, si aucune autre interruption ne se produit, le programme principal sera exécuté. – Sauvegarder les adresses de retour et certains registres sur la pile permet d’imbriqué les interruptions comme on peut imbriqué des fonctions… • Il est aussi possible qu’une interruption soit masquée par une autre interruption plus prioritaire. Dans ce cas, l’interruption la moins prioritaire est traitée après le retour de l’interruption la plus prioritaire. GIF-1001 Cours 10, p.7 Une interruption se termine… • Comme le microprocesseur exécute des instructions, il ne sait pas quand la routine traitant l’interruption se termine. Donc, une instruction est nécessaire pour indiquer la fin de l’interruption. Cette instruction, « retour d’interruption », est exécutée de la façon suivante: – Le microprocesseur récupère les valeurs des registres sauvegardés sur la pile lors de l’entrée dans l’interruption. – Le microprocesseur récupère l’adresse de retour et les drapeaux sauvegardés sur la pile lors de l’entrée dans l’interruption – Le microprocesseur met PC = adresse de retour de l’interruption. GIF-1001 Cours 10, p.8 Interruptions matérielles • Les interruptions matérielles sont générées par les périphériques ou les contrôleurs de bus connectés aux périphériques. • La plupart des périphériques ont une ligne de contrôle reliée au contrôleur d’interruptions qui leur permet de signaler un évènement. • Le contrôleur d’interruptions gère les signaux d’interruption provenant des périphériques. Il peut les activer/désactiver, changer leur priorité, et plus. Des instructions dans la mémoire permettent de configurer le NVIC. Le contrôleur d’interruptions signale aussi les interruptions au microprocesseur à l’aide de fils dédiés à cette fin. • Lors d’une interruption de périphérique, le microprocesseur obtient automatiquement le # de l’interruption du NVIC et utilise ce numéro pour trouver l’ISR a exécuter à partir de la table des vecteurs d’interruptions. GIF-1001 Cours 10, p.9 Exceptions • Les exceptions surviennent quand un évènement logiciel spécial arrive. Cet évènement logiciel empêche le microprocesseur d’exécuter l’instruction en cours pour diverses raisons: instruction invalide, division par 0, référence à une adresse invalide, accès invalide à une adresse protégée, faute matérielle, etc. • Les exceptions ont un très haut niveau de priorité parce le microprocesseur est dans une impasse: il ne peut exécuter l’instruction en cours en raison d’une erreur de programmation.... GIF-1001 Cours 10, p.10 Interruptions du sytème • L’interruption reset est l’interruption de système la plus commune. Cette interruption peut survenir pour plusieurs raisons: mise sous tension, activation de la broche reset du microprocesseur, instruction reset et plus encore – Lors d’un reset, toutes les autres interruptions sont ignorées… • L’interruption NMI (Non Maskable Interrupt) est aussi fréquente dans les systèmes ordinateurs. NMI est une interruption que ne peut pas être désactivée par le logiciel et qui est souvent utilisée pour détecter une faute d’alimentation ou une mise hors tension. GIF-1001 Cours 10, p.11 Interruptions logicielles • Les interruptions logicielles sont des interruptions « provoquées » par le programmeur. Le programmeur utilise une instruction qui déclenche une interruption. • Les interruptions logicielles ont un effet similaire à un appel de fonction avec une différence fondamentale: l’adresse de la fonction appelée est dans la table des vecteurs d’interruption plutôt qu’être une adresse relative au programme. • Les interruptions logicielles servent souvent à appeler des fonctions du système d’exploitation dont l’adresse est inconnue du programmeur, mais gérée par le système d’exploitation (grâce à la table des vecteurs d’interruption). Voici prochaine acétate. GIF-1001 Cours 10, p.12 Interruptions et système d’exploitation • Les systèmes d’exploitations gèrent habituellement les périphériques. Les programmes de l’usager accèdent aux périphériques par la biais de fonctions du système d’exploitation. • Les ordinateurs ont souvent du matériel différent et les fonctions permettant d’accéder à ce matériel changent en fonction du matériel. Le programmeur ne veut pas se soucier de toutes les configurations de matériel possibles lorsqu’il accède à un périphérique. • La table des vecteurs d’interruption permet de changer facilement l’adresse de la routine traitant l’interruption d’un périphérique. Cette table est presque toujours gérée par le système d’exploitation. • Le programmeur ne veut pas apprendre les adresses des fonctions du système d’exploitation, ni changer son programme si le système d’exploitation change. • Les interruptions logicielles sont généralement utilisées pour uploads/Management/ interup-struct.pdf

  • 24
  • 0
  • 0
Afficher les détails des licences
Licence et utilisation
Gratuit pour un usage personnel Attribution requise
Partager
  • Détails
  • Publié le Fev 03, 2022
  • Catégorie Management
  • Langue French
  • Taille du fichier 0.0905MB